LODI RIZZINI, DANIELE

LODI RIZZINI, DANIELE  

DIPARTIMENTO DI ELETTRONICA, INFORMAZIONE E BIOINGEGNERIA  

Mostra records
Risultati 1 - 6 di 6 (tempo di esecuzione: 0.004 secondi).
Titolo Data di pubblicazione Autori File
34.3 A 4.75GHz Digital PLL with 45.8fs Integrated-Jitter and 257dB FoM Based on a Voltage-Biased Harmonic-Shaping DCO with Adaptive Common-Mode Resonance Tuning 1-gen-2025 Gallucci, StefanoTesolin, FrancescoSalvi, PietroRizzini, Daniele LodiMoleri, RiccardoBuccoleri, FrancescoRossoni, MicheleCastoro, GiacomoDartizio, Simone MattiaSamori, CarloLacaita, Andrea LeonardoLevantino, Salvatore
A 28-38 GHz Digitally-Assisted Frequency Tripler with Background Calibration in 55nm SiGe BiCMOS 1-gen-2025 Lodi Rizzini, D.Tesolin, F.Rossoni, M.Moleri, R.Lacaita, A. L.Dartizio, S. M.Levantino, S. +
A 58.9fs-Jitter Fractional-N Digital PLL Using a Double-Edge Variable-Slope DTC 1-gen-2025 D. FagottiS. M. DartizioF. TesolinR. MoleriG. R. TrottaM. RossoniS. GallucciP. SalviG. CastoroD. Lodi RizziniA. L. LacaitaS. Levantino
A Fractional-N Digital-PLL Based on a Power-Gated Ring-Oscillator and a Frequency-Stabilizing Loop Achieving 74fs Jitter Under 3mVpp Supply Ripple 1-gen-2025 M. RossoniR. MoleriD. Lodi RizziniP. SalviS. GallucciG. CastoroF. TesolinA. L. LacaitaS. M. DartizioS. Levantino
A Low-Noise Digital PLL With an Adaptive Common-Mode Resonance Tuning Technique for Voltage-Biased Oscillators 1-gen-2025 Stefano GallucciFrancesco TesolinPietro SalviDaniele Lodi RizziniRiccardo MoleriFrancesco BuccoleriMichele RossoniGiacomo CastoroCarlo SamoriAndrea Leonardo LacaitaSimone Mattia DartizioSalvatore Levantino
D-band phased array antenna module for 5G backhaul 1-gen-2024 Fonte A.Moscato S.Moro R.Mazzanti A.Piotto L.Lodi Rizzini D.Tesolin F.Dartizio S. M.Levantino S. +