FPGA-based lock-in amplifier with sub-ppm resolution working up to 6 MHz

GERVASONI, GIACOMO;CARMINATI, MARCO;FERRARI, GIORGIO
2016-01-01

2016
Electronics, Circuits and Systems (ICECS), 2016 IEEE International Conference on
978-1-5090-6113-6
978-1-5090-6113-6
File in questo prodotto:
File Dimensione Formato  
Gervasoni - ICECS.pdf

Accesso riservato

: Publisher’s version
Dimensione 467.51 kB
Formato Adobe PDF
467.51 kB Adobe PDF   Visualizza/Apri

I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11311/1009849
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 7
  • ???jsp.display-item.citation.isi??? 5
social impact